logo
Giá tốt. trực tuyến

Chi tiết sản phẩm

Created with Pixso. Nhà Created with Pixso. các sản phẩm Created with Pixso.
USRP SDR
Created with Pixso. USRP-LW E310 ∙ Embedded Ettus USRP SDR E310 Receiver Ứng dụng phần mềm phổ quát Hệ thống GPS

USRP-LW E310 ∙ Embedded Ettus USRP SDR E310 Receiver Ứng dụng phần mềm phổ quát Hệ thống GPS

Tên thương hiệu: Luowave
Số mẫu: E310
MOQ: 1 miếng
giá bán: USD
Thời gian giao hàng: Hàng giao ngay hoặc 30 ngày
Điều khoản thanh toán: T / T
Thông tin chi tiết
Nguồn gốc:
Trung Quốc
chi tiết đóng gói:
Hộp giấy \ Hộp giấy
Khả năng cung cấp:
1 miếng
Làm nổi bật:

e310 Universal Software Radio ngoại vi 357g

,

ettus usrp e310 357g nhúng

,

USRP SDR GPS

Mô tả sản phẩm

Phần mềm đa năng vô tuyến ngoại vi, USRP-LW E310

Tổng quan về sản phẩm:

Bộ thu phát AD9361 mặt trước RF cung cấp băng thông tức thời lên đến 56 MHz và tần số đa băng tần từ 70 MHz đến 6 GHz và có thể hỗ trợ MIMO 2X2.

Ngân hàng bộ lọc được chọn trước trong đầu cuối RF của liên kết phát và liên kết nhận cải thiện tính chọn lọc tần số.

Bộ xử lý băng tần cơ sở sử dụng chip zynq 7020 FPGA của Xilinx, được nhúng với CPU lõi kép ARM.

Dòng USRP nhúng sử dụng bản phân phối Linux được tùy chỉnh bởi khung mở rộng để đáp ứng các nhu cầu cụ thể của ứng dụng.Hệ điều hành mặc định được cài đặt sẵn

Phần mềm UHD và các công cụ phát triển của bên thứ ba như GNU Radio.

 

Tính năng chính:

  • Phạm vi tần số 70 MHz-6 GHz
  • Băng thông tín hiệu lên đến 56MHz
  • Bộ thu phát 2x2 MIMO
  • Liên kết bộ thu phát có ngân hàng bộ lọc được chọn trước
  • Bộ xử lý lõi kép ARM Cortex A9-886 MHz, Xilinx Zynq 7020 SoC FPGA
  • 1GB RAM DDR3 cho CPU ARM, 512 MB RAM DDR3 cho FPGA Logic
  • Tốc độ lấy mẫu từ FPGA đến bộ xử lý ARM lên đến 10MS / s
  • Hỗ trợ việc sử dụng đồng bộ hóa tham chiếu đồng hồ PPS
  • Tích hợp bộ thu hệ thống GPS định vị toàn cầu
  • Đơn vị đo lường quán tính 9 trục tích hợp
  • Giao diện Ethernet 1 Gb và giao diện USB
  • Kích thước: 133 x 68,2 x 26,4 mm Trọng lượng: 357 g
  • Hệ điều hành OpenEmbedded tích hợp sẵn
  • Hỗ trợ mã nguồn mở UHD 3.8.0 hoặc trình điều khiển và giao diện API mới hơn
  • Khung phát triển FPGA hỗ trợ RFNoC
  • Hỗ trợ GNU Radio
  • Giao diện âm thanh trên bảng điều khiển phía trước đã bị hủy
  • OpenEmbedded Linux
  • API phần mềm nguồn mở USRP trình điều khiển phần cứng (UHD) phiên bản 14.0 trở lên
  • Khung phát triển RFNoC ™ FPGA
  • Các thông số liên quan:

 

Loại tham số Giá trị Unit Loại tham số 数值 单位
Đầu vào/Đầu ra Thông số hiệu suất RF
Đầu vào điện áp DC 5-15 V Dải tần số 70-6000 MHz
Sự tiêu thụ năng lượng 2-6 W Công suất ra >10 dBm
Thông số mô-đun chuyển đổi Nhập điểm đánh chặn bậc ba -20 dBm
Tốc độ lấy mẫu ADC (tối đa) 61,44 MS / s Hình tiếng ồn <số 8 dB
Độ phân giải ADC 12 chút ít Tính chất vật lý    
Tốc độ lấy mẫu DAC 61,44 MS / s Smê man 133×68×26.4 cm
Độ phân giải DAC 12 chút ít Wtám 375 g
Độ chính xác dao động cục bộ 2.0 ppm      

 

 

Mô tả hiệu suất:

Bộ thu phát AD9361 của mặt trước RF cung cấp băng thông tức thời lên đến 56 MHz, dải tần bao gồm 70 MHz-6 GHz và hỗ trợ MIMO 2X2.Ngân hàng bộ lọc chọn trước RF ở đầu trước của liên kết phát và liên kết nhận giúp tăng cường khả năng chọn lọc tần số.

Bộ xử lý băng tần cơ sở sử dụng Xilinx Zynq 7020 SoC để cung cấp tính toán tăng tốc FPGA, kết hợp với hoạt động độc lập được hỗ trợ bởi CPU ARM lõi kép.USRP-LW E310 tích hợp nhiều thiết bị ngoại vi, chẳng hạn như bộ thu GPS tích hợp có thể được sử dụng để nhận biết vị trí và đồng bộ hóa thời gian, và cổng máy chủ USB kép có thể được sử dụng để mở rộng không gian lưu trữ và các thiết bị I / O khác.Sử dụng thiết bị có sẵn, người dùng có thể nhanh chóng tạo mẫu và phát triển các ứng dụng nhúng.

Dòng USRP nhúng sử dụng bản phân phối Linux được tùy chỉnh bởi khuôn khổ OpenEmbedded để đáp ứng các nhu cầu cụ thể của ứng dụng.Hệ điều hành mặc định được cài đặt sẵn với phần mềm USRP Hardware Driver ™ (UHD) và các công cụ phát triển của bên thứ ba như GNU Radio.E310 cũng hỗ trợ công nghệ RFNoC.Khung phát triển RFNoC FPGA có thể thực hiện các phép tính thời gian thực và đáp ứng các yêu cầu của xử lý tín hiệu băng thông rộng.

Hệ điều hành và khung phát triển

 

hệ điều hành MởEmbphiên bản Linux (Được cài đặt sẵn)
Khung phát triển phần mềm

UHD (Được cài đặt sẵn)

GĐài NU (Được cài đặt sẵn)

XilinxISE Design Suite

 

Sản phẩm liên quan
Giá tốt. trực tuyến

Chi tiết sản phẩm

Created with Pixso. Nhà Created with Pixso. các sản phẩm Created with Pixso.
USRP SDR
Created with Pixso. USRP-LW E310 ∙ Embedded Ettus USRP SDR E310 Receiver Ứng dụng phần mềm phổ quát Hệ thống GPS

USRP-LW E310 ∙ Embedded Ettus USRP SDR E310 Receiver Ứng dụng phần mềm phổ quát Hệ thống GPS

Tên thương hiệu: Luowave
Số mẫu: E310
MOQ: 1 miếng
giá bán: USD
Chi tiết bao bì: Hộp giấy \ Hộp giấy
Điều khoản thanh toán: T / T
Thông tin chi tiết
Nguồn gốc:
Trung Quốc
Hàng hiệu:
Luowave
Số mô hình:
E310
Số lượng đặt hàng tối thiểu:
1 miếng
Giá bán:
USD
chi tiết đóng gói:
Hộp giấy \ Hộp giấy
Thời gian giao hàng:
Hàng giao ngay hoặc 30 ngày
Điều khoản thanh toán:
T / T
Khả năng cung cấp:
1 miếng
Làm nổi bật:

e310 Universal Software Radio ngoại vi 357g

,

ettus usrp e310 357g nhúng

,

USRP SDR GPS

Mô tả sản phẩm

Phần mềm đa năng vô tuyến ngoại vi, USRP-LW E310

Tổng quan về sản phẩm:

Bộ thu phát AD9361 mặt trước RF cung cấp băng thông tức thời lên đến 56 MHz và tần số đa băng tần từ 70 MHz đến 6 GHz và có thể hỗ trợ MIMO 2X2.

Ngân hàng bộ lọc được chọn trước trong đầu cuối RF của liên kết phát và liên kết nhận cải thiện tính chọn lọc tần số.

Bộ xử lý băng tần cơ sở sử dụng chip zynq 7020 FPGA của Xilinx, được nhúng với CPU lõi kép ARM.

Dòng USRP nhúng sử dụng bản phân phối Linux được tùy chỉnh bởi khung mở rộng để đáp ứng các nhu cầu cụ thể của ứng dụng.Hệ điều hành mặc định được cài đặt sẵn

Phần mềm UHD và các công cụ phát triển của bên thứ ba như GNU Radio.

 

Tính năng chính:

  • Phạm vi tần số 70 MHz-6 GHz
  • Băng thông tín hiệu lên đến 56MHz
  • Bộ thu phát 2x2 MIMO
  • Liên kết bộ thu phát có ngân hàng bộ lọc được chọn trước
  • Bộ xử lý lõi kép ARM Cortex A9-886 MHz, Xilinx Zynq 7020 SoC FPGA
  • 1GB RAM DDR3 cho CPU ARM, 512 MB RAM DDR3 cho FPGA Logic
  • Tốc độ lấy mẫu từ FPGA đến bộ xử lý ARM lên đến 10MS / s
  • Hỗ trợ việc sử dụng đồng bộ hóa tham chiếu đồng hồ PPS
  • Tích hợp bộ thu hệ thống GPS định vị toàn cầu
  • Đơn vị đo lường quán tính 9 trục tích hợp
  • Giao diện Ethernet 1 Gb và giao diện USB
  • Kích thước: 133 x 68,2 x 26,4 mm Trọng lượng: 357 g
  • Hệ điều hành OpenEmbedded tích hợp sẵn
  • Hỗ trợ mã nguồn mở UHD 3.8.0 hoặc trình điều khiển và giao diện API mới hơn
  • Khung phát triển FPGA hỗ trợ RFNoC
  • Hỗ trợ GNU Radio
  • Giao diện âm thanh trên bảng điều khiển phía trước đã bị hủy
  • OpenEmbedded Linux
  • API phần mềm nguồn mở USRP trình điều khiển phần cứng (UHD) phiên bản 14.0 trở lên
  • Khung phát triển RFNoC ™ FPGA
  • Các thông số liên quan:

 

Loại tham số Giá trị Unit Loại tham số 数值 单位
Đầu vào/Đầu ra Thông số hiệu suất RF
Đầu vào điện áp DC 5-15 V Dải tần số 70-6000 MHz
Sự tiêu thụ năng lượng 2-6 W Công suất ra >10 dBm
Thông số mô-đun chuyển đổi Nhập điểm đánh chặn bậc ba -20 dBm
Tốc độ lấy mẫu ADC (tối đa) 61,44 MS / s Hình tiếng ồn <số 8 dB
Độ phân giải ADC 12 chút ít Tính chất vật lý    
Tốc độ lấy mẫu DAC 61,44 MS / s Smê man 133×68×26.4 cm
Độ phân giải DAC 12 chút ít Wtám 375 g
Độ chính xác dao động cục bộ 2.0 ppm      

 

 

Mô tả hiệu suất:

Bộ thu phát AD9361 của mặt trước RF cung cấp băng thông tức thời lên đến 56 MHz, dải tần bao gồm 70 MHz-6 GHz và hỗ trợ MIMO 2X2.Ngân hàng bộ lọc chọn trước RF ở đầu trước của liên kết phát và liên kết nhận giúp tăng cường khả năng chọn lọc tần số.

Bộ xử lý băng tần cơ sở sử dụng Xilinx Zynq 7020 SoC để cung cấp tính toán tăng tốc FPGA, kết hợp với hoạt động độc lập được hỗ trợ bởi CPU ARM lõi kép.USRP-LW E310 tích hợp nhiều thiết bị ngoại vi, chẳng hạn như bộ thu GPS tích hợp có thể được sử dụng để nhận biết vị trí và đồng bộ hóa thời gian, và cổng máy chủ USB kép có thể được sử dụng để mở rộng không gian lưu trữ và các thiết bị I / O khác.Sử dụng thiết bị có sẵn, người dùng có thể nhanh chóng tạo mẫu và phát triển các ứng dụng nhúng.

Dòng USRP nhúng sử dụng bản phân phối Linux được tùy chỉnh bởi khuôn khổ OpenEmbedded để đáp ứng các nhu cầu cụ thể của ứng dụng.Hệ điều hành mặc định được cài đặt sẵn với phần mềm USRP Hardware Driver ™ (UHD) và các công cụ phát triển của bên thứ ba như GNU Radio.E310 cũng hỗ trợ công nghệ RFNoC.Khung phát triển RFNoC FPGA có thể thực hiện các phép tính thời gian thực và đáp ứng các yêu cầu của xử lý tín hiệu băng thông rộng.

Hệ điều hành và khung phát triển

 

hệ điều hành MởEmbphiên bản Linux (Được cài đặt sẵn)
Khung phát triển phần mềm

UHD (Được cài đặt sẵn)

GĐài NU (Được cài đặt sẵn)

XilinxISE Design Suite

 

Sản phẩm liên quan
google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo