logo
Gửi tin nhắn
Giá tốt. trực tuyến

Chi tiết sản phẩm

Created with Pixso. Nhà Created with Pixso. các sản phẩm Created with Pixso.
SDR được nhúng
Created with Pixso. 160MHz Nhúng SDR USRP 2954 Giao diện tốc độ cao cho hệ thống thông tin liên lạc

160MHz Nhúng SDR USRP 2954 Giao diện tốc độ cao cho hệ thống thông tin liên lạc

Tên thương hiệu: Luowave
Số mẫu: USRP-LW 2954
MOQ: 1 miếng
giá bán: USD
Thời gian giao hàng: Hàng giao ngay hoặc 30 ngày
Điều khoản thanh toán: T / T
Thông tin chi tiết
Nguồn gốc:
Trung Quốc
Bandwidth:
160 Mhz
Frequency Range:
10MHz-6GHz
chi tiết đóng gói:
Hộp giấy \ Hộp giấy
Khả năng cung cấp:
1 miếng
Làm nổi bật:

USRP 2954 Embedded SDR

,

160MHz Embedded SDR 2954

,

Embedded SDR High Speed ​​Interfaces

Mô tả sản phẩm

Nền tảng vô tuyến do phần mềm chung xác định, USRP-LW 2954, 160MHz

 

USRP-LW 2954 là nền tảng vô tuyến được xác định bằng phần mềm (SDR) hiệu suất cao, có thể mở rộng để thiết kế và triển khai các hệ thống truyền thông không dây thế hệ tiếp theo.Nó bao gồm một USRP-LW X310 và hai bo mạch con UBX-LW 160MHz RF

 

Kiến trúc phần cứng USRP-LW 2954 kết hợp hai khe cắm bo mạch con băng thông mở rộng với băng thông lên đến 160M từ 10MHz đến 6GHz.Và nó có nhiều giao diện tốc độ cao để lựa chọn (cổng PCIe, Gigabit / 10 Gigabit Ethernet), cũng như Kintex-7 FPGA giàu tài nguyên, do người dùng lập trình.Ngoài ra, USRP-LW 2954 sử dụng trình điều khiển UHD đa nền tảng mã nguồn mở, với một số lượng lớn các khuôn khổ phát triển, kiến ​​trúc tham chiếu tương thích và các dự án mã nguồn mở.

 

Là lõi xử lý kỹ thuật số của USRP-LW 2954, XC7K410T FPGA cung cấp kết nối tốc độ cao giữa tất cả các thành phần chính.Bao gồm giao diện người dùng RF, giao diện máy chủ và bộ nhớ DDR3.FPGA mặc định cung cấp tất cả UHD để điều khiển chuyển đổi kỹ thuật số xuống và chuyển đổi kỹ thuật số, tinh chỉnh tần số và một số khối chức năng DSP khác.Người dùng có thể tận dụng không gian trống của Kintex-7 FPGA giàu tài nguyên, cộng với khung phát triển RFNoC do USRP hỗ trợ, để phát triển và triển khai các mô-đun xử lý DSP của riêng họ.

 

USRP-LW 2954 cung cấp nhiều giao diện tốc độ cao để bạn lựa chọn.Trên bảng điều khiển của thiết bị, cổng Gigabit Ethernet là một trong những cách kết nối đơn giản và thông dụng nhất.Đối với các ứng dụng có băng thông mở rộng và độ trễ thấp, chẳng hạn như nghiên cứu PHY / MAC, USRP-LW 2954 cung cấp giao diện bus hiệu quả PCIe x4 cho hoạt động xác định này.Khi ứng dụng sử dụng ghi mạng hoặc xử lý đa nút, cổng 10 Gigabit là lựa chọn tốt nhất.

 

USRP-LW 2954 bao gồm nhiều tính năng bổ sung sẽ giúp ích cho một số ứng dụng không dây khác.Ví dụ, trong thiết kế FPGA, DDR3 1GB trên bo mạch chủ có thể được sử dụng làm bộ đệm dữ liệu và lưu trữ dữ liệu.GPSDO bên trong cung cấp tham chiếu tần số chính xác cao khi được đồng bộ hóa với hệ thống GPS với độ trễ đồng bộ hóa dưới 50ns.Cho phép người dùng điều khiển các thành phần bên ngoài như bộ khuếch đại và công tắc thông qua giao diện GPIO, hỗ trợ đầu vào như trình kích hoạt sự kiện và quan sát các tín hiệu gỡ lỗi.USRP-LW 2954 cũng bao gồm bộ điều hợp JTAG bên trong cho phép các nhà phát triển dễ dàng tải và gỡ lỗi hình ảnh FPGA mới.

Sản phẩm liên quan
Giá tốt. trực tuyến

Chi tiết sản phẩm

Created with Pixso. Nhà Created with Pixso. các sản phẩm Created with Pixso.
SDR được nhúng
Created with Pixso. 160MHz Nhúng SDR USRP 2954 Giao diện tốc độ cao cho hệ thống thông tin liên lạc

160MHz Nhúng SDR USRP 2954 Giao diện tốc độ cao cho hệ thống thông tin liên lạc

Tên thương hiệu: Luowave
Số mẫu: USRP-LW 2954
MOQ: 1 miếng
giá bán: USD
Chi tiết bao bì: Hộp giấy \ Hộp giấy
Điều khoản thanh toán: T / T
Thông tin chi tiết
Nguồn gốc:
Trung Quốc
Hàng hiệu:
Luowave
Số mô hình:
USRP-LW 2954
Bandwidth:
160 Mhz
Frequency Range:
10MHz-6GHz
Số lượng đặt hàng tối thiểu:
1 miếng
Giá bán:
USD
chi tiết đóng gói:
Hộp giấy \ Hộp giấy
Thời gian giao hàng:
Hàng giao ngay hoặc 30 ngày
Điều khoản thanh toán:
T / T
Khả năng cung cấp:
1 miếng
Làm nổi bật:

USRP 2954 Embedded SDR

,

160MHz Embedded SDR 2954

,

Embedded SDR High Speed ​​Interfaces

Mô tả sản phẩm

Nền tảng vô tuyến do phần mềm chung xác định, USRP-LW 2954, 160MHz

 

USRP-LW 2954 là nền tảng vô tuyến được xác định bằng phần mềm (SDR) hiệu suất cao, có thể mở rộng để thiết kế và triển khai các hệ thống truyền thông không dây thế hệ tiếp theo.Nó bao gồm một USRP-LW X310 và hai bo mạch con UBX-LW 160MHz RF

 

Kiến trúc phần cứng USRP-LW 2954 kết hợp hai khe cắm bo mạch con băng thông mở rộng với băng thông lên đến 160M từ 10MHz đến 6GHz.Và nó có nhiều giao diện tốc độ cao để lựa chọn (cổng PCIe, Gigabit / 10 Gigabit Ethernet), cũng như Kintex-7 FPGA giàu tài nguyên, do người dùng lập trình.Ngoài ra, USRP-LW 2954 sử dụng trình điều khiển UHD đa nền tảng mã nguồn mở, với một số lượng lớn các khuôn khổ phát triển, kiến ​​trúc tham chiếu tương thích và các dự án mã nguồn mở.

 

Là lõi xử lý kỹ thuật số của USRP-LW 2954, XC7K410T FPGA cung cấp kết nối tốc độ cao giữa tất cả các thành phần chính.Bao gồm giao diện người dùng RF, giao diện máy chủ và bộ nhớ DDR3.FPGA mặc định cung cấp tất cả UHD để điều khiển chuyển đổi kỹ thuật số xuống và chuyển đổi kỹ thuật số, tinh chỉnh tần số và một số khối chức năng DSP khác.Người dùng có thể tận dụng không gian trống của Kintex-7 FPGA giàu tài nguyên, cộng với khung phát triển RFNoC do USRP hỗ trợ, để phát triển và triển khai các mô-đun xử lý DSP của riêng họ.

 

USRP-LW 2954 cung cấp nhiều giao diện tốc độ cao để bạn lựa chọn.Trên bảng điều khiển của thiết bị, cổng Gigabit Ethernet là một trong những cách kết nối đơn giản và thông dụng nhất.Đối với các ứng dụng có băng thông mở rộng và độ trễ thấp, chẳng hạn như nghiên cứu PHY / MAC, USRP-LW 2954 cung cấp giao diện bus hiệu quả PCIe x4 cho hoạt động xác định này.Khi ứng dụng sử dụng ghi mạng hoặc xử lý đa nút, cổng 10 Gigabit là lựa chọn tốt nhất.

 

USRP-LW 2954 bao gồm nhiều tính năng bổ sung sẽ giúp ích cho một số ứng dụng không dây khác.Ví dụ, trong thiết kế FPGA, DDR3 1GB trên bo mạch chủ có thể được sử dụng làm bộ đệm dữ liệu và lưu trữ dữ liệu.GPSDO bên trong cung cấp tham chiếu tần số chính xác cao khi được đồng bộ hóa với hệ thống GPS với độ trễ đồng bộ hóa dưới 50ns.Cho phép người dùng điều khiển các thành phần bên ngoài như bộ khuếch đại và công tắc thông qua giao diện GPIO, hỗ trợ đầu vào như trình kích hoạt sự kiện và quan sát các tín hiệu gỡ lỗi.USRP-LW 2954 cũng bao gồm bộ điều hợp JTAG bên trong cho phép các nhà phát triển dễ dàng tải và gỡ lỗi hình ảnh FPGA mới.

Sản phẩm liên quan
google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo